頭條 AMD慶祝賽靈思成立40周年 40 年前,賽靈思(Xilinx)推出了一種革命性的設備,讓工程師可以在辦公桌上使用邏輯編程。 賽靈思開發的現場可編程門陣列(FPGA)使工程師能夠將具有自定義邏輯的比特流下載到臺式編程器中立即運行,而無需等待數周才能從晶圓廠返回芯片。如果出現錯誤或問題,設備可以在那里重新編程。 最新資訊 美高森美推出汽車等級SoC FPGA和FPGA器件 致力于在電源、安全、可靠和性能方面提供差異化半導體技術方案的領先供應商美高森美公司(Microsemi Corporation,紐約納斯達克交易所代號:MSCC) 宣布提供全新汽車等級現場可編程門陣列(FPGA)和系統級芯片(SoC) FPGA器件?;陂W存的下一代低功率 FPGA和ARM® Cortex®-M3使能SoC FPGA器件已經獲得AEC-Q100等級2認證,這是概述電子元器件標準以期確保最終系統可滿足汽車可靠性水平要求的行業標準規范。新的汽車等級合格 SmartFusion®2和 IGLOO®2 器件是提供對于汽車應用至關重要的先進安全性和高可靠性的業界唯一器件。 發表于:7/29/2015 Altera榮獲年度EE Times/EDN ACE獎 2015年7月28號,北京——在2015年7月21號加州圣克拉克舉行的嵌入式系統大會的EE Times和EDN 2015 UBM Canon電子行業年度創造獎(ACE,Annual Creativity in Electronics)頒獎典禮上,Altera公司(Nasdaq: ALTR)優秀的參考設計獲得了ACE一等獎。Altera由于其工業4.0應用的單芯片、支持云計算的可編程邏輯控制器(PLC)參考設計而獲得最優產品:參考設計類這一最高榮譽。ACE獎最優產品類表彰2014年度面市的前沿技術。 發表于:7/29/2015 Xilinx 宣布Vivado設計套件開始支持16nm UltraScale+產品早期試用 2015年7月24日,中國北京 - All Programmable 技術和器件的全球領先企業賽靈思公司(Xilinx, Inc. (NASDAQ:XLNX))今天宣布,Vivado®設計套件開始支持包括Zynq® UltraScale+和Kintex® UltraScale+器件在內的16nm UltraScale?+產品組合的早期試用。該Vivado早期試用版工具已與UltraScale+ ASIC級可編程邏輯進行了協同優化,能夠充分發揮量產級UltraScale+器件的優勢,進而利用整個目錄中的SmartCORE?和 LogiCORE? IP。 發表于:7/28/2015 基于電磁波反射的協作SR-ARQ協議發送端延時分析 分集技術可以有效地提高無線通信系統的抗衰落性能,提出了一種基于反射的協作分集有限狀態Markov模型,解決使用中繼帶來的大量消耗資源的問題,給出了選擇式合并和最大比值合并的合并下的延時分析,并對最大比值合并方式進行仿真。 發表于:7/27/2015 一種數字陀螺中Σ-Δ DAC的數字調制器設計和驗證 采用單環級聯分布式前饋結構(CIFF)設計并實現了一款三階四比特量化的Σ-Δ數字調制器。噪聲傳遞函數通過局部反饋技術進行了零點優化,并且對各系數進行CSD(Canonical Signed Digit)編碼優化。系統建模仿真結果得到SNDR為120.3 dB,有效位數(ENOB)為19.7位。針對多位量化適配問題,采用數據加權平均(DWA)算法對誤差進行噪聲整形,以減小失配引起的非線性誤差。利用增加單元DAC的方法,對DWA算法進行改進,解決了其在直流或低頻周期信號下會產生雜波的問題,并對其進行系統建模與仿真。最后利用FPGA驗證了IDWA-DAC系統模型的正確性,這種結構能夠有效提高動態范圍,滿足設計要求。 發表于:7/27/2015 一種應用于生物識別領域的AES算法 生物識別技術已廣受重視,利用AES加密算法對生物識別過程中的特征模板進行加密可以大大提高生物識別技術的安全性。為提高AES加密算法的吞吐率,使其更好地應用于生物識別領域,以FPGA為實現主體,采用串行緩存結構,充分利用FPGA并行處理的特點,成功實現了一種大吞吐量的AES算法。最后在Xilinx的XC7A200T芯片上對算法進行了驗證,經計算其理論吞吐量可以達到30.3 Gb/s。 發表于:7/27/2015 基于安路FPGA的雙端口千兆以太網視頻傳輸卡 本文介紹了一種使用ANLOGIC(上海安路信息科技有限公司) AL3 FPGA實現的基于千兆以太網的實時視頻傳輸系統。本文首先對AL3 FPGA的特點,KSZ9031RNX千兆PHY芯片和視頻傳輸帶寬計算等進行了簡要介紹,然后詳細描述了系統硬件架構和FPGA程序架構,通過采用乒乓式的頁模式訪問SDRAM解決視頻緩存帶寬瓶頸,實現了1080P 30幀/秒的實時視頻傳輸。 發表于:7/27/2015 2015 Altera亞洲創新設計大賽獲獎名單 經過激烈的角逐,2015亞洲創新設計大賽共評選出特等獎4名、一等獎6名、二等獎4名,三等獎6名。其中,湖北大學的“30秒速解魔方機器人”在公投環節以兩票領先的優勢當選本屆亞洲創新設計大賽的兩岸總冠軍。 發表于:7/25/2015 2015 Altera亞洲創新設計大賽完美收官 7月11日~12日,由Altera和友晶科技聯合主辦的2015亞洲創新設計大賽終于在武漢落下帷幕。本屆大賽吸引了500多支隊伍報名參賽,通過分賽區的比拼,最后共有16支隊伍帶著他們的精彩作品來到現場,參加最后的角逐。 發表于:7/25/2015 基于粒子群算法的交通干線協調控制的研究 目前各大城市交通擁堵的一個重要原因是交通控制仍然為單點控制,未能實現協調優化?;诖?,提出一種基于粒子群優化的干線交通總延誤最小協調控制方法。首先,通過對城市交通干線協調控制進行數學抽象,建立干線交通雙向綠波控制總延誤模型。其次,依據總延誤模型的特征,設計了一種利用歷史最優共享的粒子群算法(VSHBPSO)。接著,對干線總延誤模型進行優化,以總延誤最小為目標,得出相位差、綠信比的最優解,進而獲得交通信號相位的動態配時策略。最后以秦皇島市交通干線為例進行仿真實驗,實驗結果表明,優化后的交叉口配時方案比傳統的定時控制方案減少了43.1%的延誤時間,有效提高了干線通行效率。 發表于:7/23/2015 ?…188189190191192193194195196197…?