頭條 AMD慶祝賽靈思成立40周年 40 年前,賽靈思(Xilinx)推出了一種革命性的設備,讓工程師可以在辦公桌上使用邏輯編程。 賽靈思開發的現場可編程門陣列(FPGA)使工程師能夠將具有自定義邏輯的比特流下載到臺式編程器中立即運行,而無需等待數周才能從晶圓廠返回芯片。如果出現錯誤或問題,設備可以在那里重新編程。 最新資訊 洗衣機洗滌程序控制器內部控制模塊方案 洗衣機洗滌程序控制器內部控制模塊方案 發表于:5/7/2012 在FPGA上實現H.264/AVC 視頻編碼標準 盡管H.264/AVC承諾將此已有視頻編碼標準具有更高的編碼效率,它仍為系統架構師、DSP 工程師和硬件設計人員帶來了巨大的工程設計挑戰。H.264/AVC 標準引入了自 1990 年推出 H.261 之后視頻編碼標準演進過程中出現的大部分重大改變和算法間斷 (algorithmic discontinuities)。 發表于:5/5/2012 基于FPGA的輪詢合路的設計和實現 針對高密度接口設計中基于字節處理和整包處理的轉換問題,本文提出了分片輪詢調度和改進式欠賬輪詢調度相結合的調度策略,該策略在很大程度上保證了公平性和穩定性。仿真結果顯示,該設計完全符合要求。 發表于:5/5/2012 采用帶閃存結構的FPGA對系統設計實現有效管理 隨著工藝幾何尺寸越來越小,電子器件趨向于采用多種電壓供電,因此越來越易受到電壓和溫度波動的影響,而且在所有電子系統設計中進行系統管理的重要性也不斷增強。表面上好象無關的一系列任務其實都是以確保系統的正常運作為目標,系統管理任務的重點就是使系統正常運行的時間最長、識別并傳送報警條件,以及記錄數據和報警的情況。面對由標準驅動的市場,OEM 廠商若要脫穎而出,當中的關鍵要素是產品的可靠性和正常運行時間。 發表于:5/5/2012 基于FPGA的多種分頻設計與實現 利用本文介紹的方法可在對時鐘要求比較嚴格的FPGA系統中,用FPGA內嵌的鎖相環資源來實現分頻。該設計方法簡單方便、節約資源、可移置性強、便于系統升級,因此,在時鐘要求不太嚴格的系統中應用非常廣泛,同時在以后的FPGA設計發展中也有很大的應用空間。 發表于:5/4/2012 基于SYSTEM C的FPGA設計方法 System C 是一個C++ 庫,也是一種使設計者可以有效地設計出一個軟件算法的準確循環模型,硬件結構以及系統級設計的方法。它不僅可以幫助設計人員完成一個復雜的系統設計,還可以避免傳統設計中的各種弊端,并提高設計人員的工作效率。 發表于:5/4/2012 基于NiosII的MPEG-4視頻播放器設計 本系統在NiosII和FPGA構成的SOPC平臺上,使用NiosII的用戶自定義指令以硬件邏輯方式實現MPEG-4解碼中的IQ、IDCT、MC等計算復雜、高度耗時的功能模塊,極大地提高解碼速度。從而在以GPL協議發布的XviDCodec基礎上,實現SimpleProfile視覺框架下,L1級、QCIF(177×144分辨率)、25fps的MPEG-4實時解碼,并通過DMA方式在LCD上加以顯示。 發表于:5/4/2012 基于SoPC的孤立詞語音識別系統的設計 采用SoPC方法,實現了基于動態時間規整(DTW)算法的孤立詞語音識別系統,該系統可以作為電器系統的語音命令控制模塊使用??紤]嵌入式系統的特點,對端點檢測算法和模式匹配算法進行了選擇和調整。實驗表明,該語音識別系統運行速度和識別準確性能夠適應語音控制的要求。SoPC設計方式靈活,適合對系統進行改進升級。 發表于:5/3/2012 基于MIMO技術的視頻緩存器設計 以XilinxDDRIP為基礎,采用MIMO技術設計了在EQAM調制器中控制DDRSDRAM的多進多出緩存器。給出了一個網絡模型,對資源消耗進行了改進,實際測試表明達到了預期設計要求。 發表于:5/3/2012 Lattice MachXO2 1200ZEPLD評估開發方案 Lattice公司的MachXO2系列是非易失性的無限制重新配置的可編程邏輯器件(PLD),具有低容量PLD,低成本,低功耗和高系統集成度等特點,采用65nm閃存工藝技術,和MachXOPLD相比,邏輯容量增加3x,嵌入存儲器曾加10x,靜態功耗降低100x,查找表(LUT)從256到6864,主要用在系統應用如通信架構,計算,高端工業設備和高端醫療設備以及消費類電子如智能手機,GPS,數碼相機和移動計算等.本文介紹了MachXO2系列主要特性,MachXO2-1200器件框圖以及Mac 發表于:5/2/2012 ?…287288289290291292293294295296…?