基于TMS320C6713和FPGA的高速實時采集系統的設計與實現 | |
所屬分類:技術論文 | |
上傳者:aet | |
文檔大?。?span>224 K | |
所需積分:0分積分不夠怎么辦? | |
文檔介紹:介紹了基于TMS320C6713和Altera EP2C20F256的高速實時數據采集處理系統的軟硬件設計方案。該方案以TMS320C6713為核心處理器,用EP2C20F256實現輸入輸出FIFO。實驗結果表明,在一定的算法復雜度的情況下,對信號的采樣頻率可達到6MHz,該方案完全可以滿足大多數場合對數據采集及處理的精確度和實時性的要求。 | |
現在下載 | |
VIP會員,AET專家下載不扣分;重復下載不扣分,本人上傳資源不扣分。 |
Copyright ? 2005-2024 華北計算機系統工程研究所版權所有 京ICP備10017138號-2