頭條 AMD慶祝賽靈思成立40周年 40 年前,賽靈思(Xilinx)推出了一種革命性的設備,讓工程師可以在辦公桌上使用邏輯編程。 賽靈思開發的現場可編程門陣列(FPGA)使工程師能夠將具有自定義邏輯的比特流下載到臺式編程器中立即運行,而無需等待數周才能從晶圓廠返回芯片。如果出現錯誤或問題,設備可以在那里重新編程。 最新資訊 DesignCon表彰Altera出色的FPGA和SoC創新 Altera公司(NASDAQ: ALTR)今天宣布,其創新的FPGA和SoC技術在DesignCon 2014上贏得了兩項設計創意獎。Altera的下一代14 nm Stratix 10 FPGA和SoC贏得了最佳半導體和IP獎,ARM® Development Studio 5 (DS-5?) Altera版工具包贏得了最佳設計驗證工具獎。在圣克拉拉會議中心舉行的DesignCon 2014大會期間,Altera出席了這一慶祝典禮,并領取了兩項設計創意獎。 發表于:2/10/2014 Altera最新驗證工具推進了FPGA和SoC中高速串行收發器的評估 Altera公司(Nasdaq: ALTR)今天發布JNEye鏈路分析工具,提供驗證和電路板級全套設計工具。JNEye支持設計人員迅速方便的評估高速Altera FPGA和SoC中的高速串行鏈路性能。該工具結合了統計鏈路仿真器的速度優勢和時域波形仿真器的精度優勢,是一種新的混合行為仿真方法。JNEye工具經過優化,支持Altera 10代系列產品,為用戶提供了評估Altera下一代FPGA和SoC收發器鏈路性能的平臺。 發表于:2/9/2014 Xilinx投片首款Virtex UltraScale All Programmable器件 行業唯一高端20nm產品即將上市 All Programmable 技術和器件的全球領先企業賽靈思公司(Xilinx, Inc. (NASDAQ:XLNX))宣布首款Virtex® UltraScale?器件投片,在20nm工藝領域再創另一項行業第一。作為業界唯一高端20nm產品,基于UltraScale架構的Virtex UltraScale系列可為多種應用提供前所未有的高性能、系統集成度和帶寬。UltraScale架構擁有多項ASIC技術,從而能為客戶帶來眾多ASIC級優勢。同時采用最新的布線架構消除了新一代器件的互聯技術和擴展瓶頸。UltraScale架構能從20nm平面FET擴展為16nm FinFET技術,并從單芯片電路擴展為3D IC。 發表于:1/29/2014 Altera JESD204B解決方案簡化了基于FPGA系統中前沿數據轉換器的集成 Altera公司(Nasdaq: ALTR)今天宣布,開始提供多種JESD204B解決方案,設計用于在使用了最新JEDEC JESD204B標準的系統中簡化Altera FPGA和高速數據轉換器的集成。很多應用都使用了這一接口標準,包括雷達、無線射頻前端、醫療成像設備、軟件無線電,以及工業應用等。 發表于:1/26/2014 基于FPGA的FIR濾波器設計與實現 采用并行分布式算法和MAC算法給出了FIR濾波器的FPGA實現。以32階FIR濾波器的設計為例,采用Altera公司Cyclone II系列的EP2C35F672C8 FPGA作為硬件平臺,通過Modelsim、Quartus II、MATLAB軟件平臺對設計進行了聯合仿真測試分析及驗證。結果顯示,該設計達到了指標要求,功能正確,資源占用及處理速度均得到了優化。 發表于:1/20/2014 Xilinx助力武漢邁信電氣成功推出POWERLINK主站 基于賽靈思Zynq All Programmable SoC的解決方案幫助中國武漢邁信電氣技術有限公司大大降低了開發難度,同時大幅加速了開發進程,使得中國武漢邁信電氣技術有限公司成為市場上POWERLINK主站的首家中國供應商。 發表于:1/17/2014 基于LabVIEW 和FPGA的LCR測試儀的設計 基于虛擬儀器技術,設計出一種以FPGA為硬件基礎,LabVIEW為軟件工具的圖形化編程LCR測試儀,重點論述了硬件電路各個模塊的設計方案和上位機軟件的設計實現。實際測試表明,該系統操作簡單,實時性強,精度高,具有一定的使用價值和推廣價值,適用于高校實驗室等領域。 發表于:1/15/2014 基于FPGA的擺臂伺服控制系統設計 擺臂伺服控制系統是大氣紅外干涉儀的重要組成部分,在分析干涉儀工作原理和伺服控制需求的基礎上,給出了一種采用FPGA實現伺服控制、結合典型H型直流PWM電路,構成數字化擺臂伺服控制系統的設計方法,仿真與實驗結果驗證了設計的正確性。 發表于:1/14/2014 Altera ArriaGX FPGA入門開發方案 Altera公司的ArriaGXFPGA是帶有收發器的中端FPGA系列。其收發器速率高達3.125Gbps,您可以利用它來連接支持PCIExpress,千兆以太網,SerialRapidIO,SDI等協議的現有模塊和器件。具有同類最佳的信號完整性,是功耗最低的中端FPGA,適用于需要32個支持背板的6.5536Gbps收發器的應用.本文介紹了ArriaGXFPGA主要特性和架構圖,以及ArriaVGXFPGA入門開發板主要特性,框圖,電路圖,PCB元件布局圖和材料清單. 發表于:1/14/2014 基于FPGA的多通道生理信號監護儀的設計 提出了一種基于SoPC技術的生理信號監護系統的設計方案,以Altera公司Cyclone II系列EP2C35F672芯片為核心,設計了心電、脈搏波、血氧信號采集和處理模塊。基于Nios II嵌入式軟核處理器進行應用程序開發,實現了多通道生理信號的24小時實時監控。 發表于:1/13/2014 ?…215216217218219220221222223224…?