頭條 AMD慶祝賽靈思成立40周年 40 年前,賽靈思(Xilinx)推出了一種革命性的設備,讓工程師可以在辦公桌上使用邏輯編程。 賽靈思開發的現場可編程門陣列(FPGA)使工程師能夠將具有自定義邏輯的比特流下載到臺式編程器中立即運行,而無需等待數周才能從晶圓廠返回芯片。如果出現錯誤或問題,設備可以在那里重新編程。 最新資訊 Altera客戶樹立業界里程碑——采用Stratix 10 FPGA和SoC,內核性能提高了兩倍 Altera公司(Nasdaq: ALTR)今天宣布,與前一代高性能可編程器件相比,Stratix® 10 FPGA和SoC客戶設計的內核性能成功提高了兩倍。Altera與幾家早期試用客戶在多個市場領域密切合作,使用Stratix 10性能評估工具測試了他們的下一代設計。客戶所體會到的FPGA內核性能突破源自Intel 14 nm三柵極工藝技術以及革命性的Stratix 10 HyperFlex?體系結構。 發表于:5/7/2014 Synopsys全新已流片DesignWare USB 3.0和USB 2.0 femtoPHY IP將面積縮小高達50% 新思科技公司(Synopsys, Inc.,納斯達克股票市場代碼:SNPS)今日宣布:通過推出全新的DesignWare®USB femtoPHY系列IP,已將USB PHY的實現面積縮小多達50%;從而可在28nm和14/16nmFinFET工藝節點上,將USB PHY設計的片芯占用面積和成本降至最低。采用28nm和14nm FinFET硅工藝的DesignWare USB femtoPHY已展示出穩固的性能,使設計師能夠在先進工藝技術節點上實現該IP,同時降低系統級芯片(SoC)設計風險。 發表于:5/7/2014 可變帶寬的多級濾波器數字下變頻設計 介紹了一種基于多級濾波器結構、帶寬可變的數字下變頻設計。通過對數字下變頻結構原理的說明和Matlab仿真驗證,得到不同帶寬下的FIR濾波器系數組;進一步通過Xilinx的FPGA芯片實現了整個數字下變頻結構設計。 發表于:4/30/2014 賽靈思SDNet十年耕耘 助SDN實現飛躍 前不久,賽靈思共邀中國SDN專委會執行副主任、清華大學畢軍教授在京召開新聞發布會,介紹其全新SDNet軟件定義規范環境,推出一種定義網絡硬件的新方法,實現“軟”定義網絡解決方案。 發表于:4/30/2014 基于FPGA+PWM的多路信號發生器設計 基于運放的信號發生器精度低且穩定性和可調節性差,而基于DDS的信號發生器則成本高、電路復雜。為此提出了基于FPGA+PWM的多路信號發生器設計方法。該方法硬件上無需DAC與多路模擬開關,由FPGA產生調制輸出波形信號所需的PWM脈沖波,經二階低通濾波和放大電路后即可得到所需波形信號。實驗證明,該多路信號發生器幅值分辨率高,頻率精度高,且具有良好的直流性能,各通道可獨立產生三角波、鋸齒波、正弦波、方波且輸出穩定。且其成本低,設計靈活,可擴展性強,可應用于各種場合。 發表于:4/29/2014 可編程Viterbi譯碼器設計與實現 卷積編碼作為一種優秀的信道編碼方式,已被廣泛應用在衛星通信和無線通信系統中。在它所對應的譯碼方式中,Viterbi譯碼性能較優。Viterbi譯碼是一種最大似然譯碼算法,不僅譯碼速度快,而且其硬件實現簡單。提出了一種專用指令集處理器架構,能夠支持多種約束長度的Viterbi譯碼,為通信系統在信道編解碼方面做出了有益的嘗試。設計了專用的處理器架構,并對(2,1,7)格式的編碼進行了ASIC實現,對兩種設計的性能進行了對比,可編程Viterbi譯碼器的最大工作頻率為123 MHz。 發表于:4/29/2014 [Q&A]Xilinx采用全新軟件定義規范環境實現“軟”定義網絡常見問題與答案 賽靈思宣布推出業界首款“軟”定義網絡(“Softly” Defined Network,SDNet)解決方案,將可編程能力和智能化功能從控制層擴展至數據層。全新SDNet軟件定義規范環境可實現可編程數據層功能設計,而且功能規范可自動編譯到賽靈思的All Programmable FPGA和SoC中。 發表于:4/29/2014 Xilinx推出首款“軟”定義網絡解決方案 All Programmable技術和器件的全球領先企業賽靈思公司 今天在拉斯維加斯舉行的Interop2014 網絡通訊展會上宣布推出業界首款“軟”定義網絡(“Softly” Defined Networks)解決方案,將可編程能力和智能化功能從控制層擴展至數據層。全新SDNet軟件定義規范環境可實現可編程數據層功能設計,而且功能規范可自動編譯到賽靈思的All Programmable FPGA和SoC中。 發表于:4/29/2014 全集成射頻發射芯片測試及LED遙控的實現 介紹了一種自主研發的全集成315 MHz/433 MHz射頻發射芯片的結構、工作原理及芯片測試方案,用測試板上的跳線進行地址編碼,芯片編碼電路的振蕩及控制信號由FPGA產生,采用超再生接收電路構成LED開關遙控控制系統。測試結果表明,輸出功率為9.30 dBm,頻率偏差小于0.2%,達到設計要求,可為企業提供一種低成本LED控制系統方案,具有較高的應用價值。 發表于:4/29/2014 Xilinx 聯手中國學術界加速中國未來網絡發展 全新SDNet軟件定義規范環境和All Programmable FPGA/SoC將可編程能力和智能化功能從控制層擴展至數據層,支持SDN及任何軟件定義網絡架構。清華大學大學畢軍教授表示,SDNet是對計算機學科人士進行SDN和未來網絡研究、開發、試驗的一次“解放”,是革命型的SDN技術。 發表于:4/28/2014 ?…208209210211212213214215216217…?