頭條 AMD慶祝賽靈思成立40周年 40 年前,賽靈思(Xilinx)推出了一種革命性的設備,讓工程師可以在辦公桌上使用邏輯編程。 賽靈思開發的現場可編程門陣列(FPGA)使工程師能夠將具有自定義邏輯的比特流下載到臺式編程器中立即運行,而無需等待數周才能從晶圓廠返回芯片。如果出現錯誤或問題,設備可以在那里重新編程。 最新資訊 基于FPGA高速圖像數據的存儲及顯示設計 設計了一種基于FPGA控制Nand Flash陣列實現高速流水線式存儲的方案。設計利用FPGA作為主控制器,通過CameraLink輸入通信接口將圖像數據經過一/二級緩存寫入Flash存儲陣列中,并采用DMA傳輸技術將存儲后的圖像數據上傳至計算機硬盤中作進一步處理;同時,利用SDRAM顯存實時刷新數據,FPGA構造相應的VGA信號,最終實現100 MB/s圖像數據的實時顯示。 發表于:10/11/2015 一種抑制電路溫度漂移影響的高溫測量系統 設計了一種耐155 ℃高溫的井下測量系統,為了滿足多通道信號的測量,其前置放大電路采用分時復用的工作機制,刻度信號與目標信號通過模擬開關分時送至前置放大器。發射電流經取樣后得到參考信號,運用數字相敏檢波算法計算其幅度和相位,為分時導通的刻度信號和目標信號提供相位基準。通過對模擬通道進行實時的刻度,確保測量結果不隨電路的溫度漂移而發生變化。實驗結果表明,該方法能有效地抑制溫漂對測量系統的影響。 發表于:10/11/2015 基于ARM+FPGA的引信信息測試系統設計與實現 引信信息交聯信號具有快速性、瞬時性和高頻率等特性。通過嵌入式系統和FPGA設計實現了一種引信信息交聯信號的測試系統,能同時對多路引信交聯信息進行實時檢測、信息發送裝定和反饋,通過對高頻瞬時信號的信息處理,設計專用調制解調與編碼解碼電路和人機交互應用程序。設計的測試系統經過多次試驗,驗證了其有效性和準確性。 發表于:10/9/2015 Xilinx多重處理系統芯片提前出貨 賽靈思(Xilinx)宣布提早一季為首位客戶出貨業界首款16nm多重處理系統晶片(MPSoC)。早期版本的Zynq UltraScale+ MPSoC讓賽靈思客戶能夠開始設計及提供基于MPSoC的系統。 發表于:10/9/2015 一種新型圖像壓縮系統的設計 為打破傳統的攝像機-采集卡-存儲卡為一體的簡單采集存儲設計模式,實現模擬視頻和數字視頻雙采集及數據壓縮、高速傳輸的新模式,設計了一種以FPGA為控制核心、DSP為圖像數據處理中心、IP核的生成與雙SDRAM乒乓緩存協同工作為技巧、PCI卡高速傳輸為手段的圖像壓縮系統。DSP邏輯編碼的改進使圖像壓縮比得到進一步提高。通過實際測試,圖像的壓縮比可達26:1;FPGA+DSP+PCI卡的綜合使用使處理圖像數據的速度提高至少50%,圖像轉存速率更是達到了38 MB/s。 發表于:10/8/2015 基于FPGA的運動目標檢測系統設計 針對運動目標檢測技術在國防軍工領域的廣泛應用,設計了一種基于FPGA的運動目標檢測系統。利用CCD攝像頭采集帶有運動目標的視頻圖像,并將采集后視頻圖像傳輸給SAA7113H進行解碼,再將解碼后的數字信號供給FPGA實現幀間差分算法以達到運動目標檢測的目的,之后將數據傳輸給SAA7121H芯片進行編碼,并將編碼后的視頻數據在顯示單元中顯示。實驗測試結果表明,該運動目標檢測系統能夠實時地檢測出運動目標,穩定性高,實時性好。 發表于:10/7/2015 基于FPGA的智能車牌定位識別系統設計 智能交通體系中,專用計算機視覺系統即牌照識別技術(License Plate Reeognition,LPR)占有極其重要的地位。設計了一種基于FPGA平臺的智能車牌定位識別系統,在 EP2C35平臺上搭建SOPC系統,完成了車牌圖像定位、字符提取識別等功能。該設計采用FPGA為核心,大大減小了制板的面積,有效提高了系統定位的速度及準確性;可定制的軟核Nios II處理器使得智能車牌識別系統具有了更大的靈活性。 發表于:10/7/2015 基于FPGA的高頻全數字低電平系統算法實現 本套加速器高頻低電平系統(LLRF)是中國ADS注入器II高頻系統的原型機,其工作頻率為162.5 MHz,以實現超導加速腔的幅度與相位穩定控制和諧振頻率調節。該系統主要由射頻前端和數字信號處理FPGA兩部分組成。射頻前端主要實現高頻信號的上下變頻和電平匹配;數字信號處理FPGA是系統的核心,主要完成射頻信號幅值與相位的數字穩定控制,超導腔諧振頻率控制,以及1 000 M以太網通信。在實驗室環境下,對該系統進行了幅度和相位穩定度測試,相位穩定度峰峰值為±0.3°,有效值為0.09°,幅值相對穩定度峰峰值為±5×10-3,有效值為3.2×10-3,達到了設計要求。 發表于:10/7/2015 某型雷達仿真訓練系統PPI顯示設計與實現 開展了基于FPGA的雷達PPI顯示研究,介紹了PPI顯示的頂層模塊設計及功能組成,詳細闡述了航路目標PPI顯示原理及實現方法、目標坐標參數轉換、參數信息格式轉換、串行通信及參數信息周期更新等功能IP核設計。并且簡要介紹了各功能模塊的仿真試驗情況及在硬件平臺中的性能測試情況。 發表于:9/29/2015 第十代產品見證Altera不斷前進的創新之路 2015年9月23日,Altera2015年度技術日(北京站)期間,Altera公司產品營銷資深總監Patrick Dorsey分享了電子系統設計的最新發展趨勢,以及Altera第十代產品的最新進展。 發表于:9/28/2015 ?…180181182183184185186187188189…?